电工技术基础_电工基础知识_电工之家-电工学习网

欢迎来到电工学习网!

体系时钟是啥?时钟体系的效果

2017-06-17 13:31分类:电子技术 阅读:

 

体系时钟是啥?时钟体系的效果
1.Q:啥是体系时钟?啥是时钟体系?

A:一般所说的体系时钟便是指时钟体系,它是由振动器(信号源)、守时唤醒器、分频器等构成的电路。常用的信号源有晶体振动器和RC振动器。

2.Q:时钟体系有啥效果?

A:时钟是嵌入式体系的脉息,处理器内核在时钟驱动下结束指令施行,状况改换等动作.外设部件在时钟的驱动下结束各种作业,比方串口数据的发送、A/D改换、守时器计数等等。因而刻钟关于核算机体系是至关首要的,一般时钟体系呈现疑问也是丧身的,比方振动器不起振、振动不稳、停振等。

如下图1所示,ARM的时钟体系包含4有些,分为晶体振动器、唤醒守时器、锁相环(PLL)和VPB分频器。其间晶体振动器为体系供给根柢的时钟信号(频率为Fosc)。当复位或许处理器从掉电办法唤醒时,“唤醒守时器”要对输入的时钟信号做计数延时,使芯片内部的部件有时刻进行初始化。然后Fosc被PLL行进到一个契合用户需求的频率Fcclk,Fcclk用于CPU内核。由于CPU内核一般比外设部件的作业速度要快,用户能够经过设置VPB分频器,把Fcclk信号降低到一个适宜的值Fpclk,该信号用于外设部件。以下是对各个部件和多见概念的介绍。

上一篇:51单片机敏能照明操控电路图

下一篇:主张电容和作业电容的原理

相关推荐

电工推荐

    电工技术基础_电工基础知识_电工之家-电工学习网
返回顶部