74ls175集成寄存器引脚图及功用
寄存器是核算机和别的数字系统顶用来存储代码或数据的逻辑部件。它的首要构成有些是触发器。一个触发器能存储1位二进制代码,所以要存储n位二进制代码的寄存器就需求用n个触发器构成。
一个4位的集成寄存器74LS175的逻辑电路图和引脚图别离如图1(a)、(b)所示。其间,RD是异步清零操控端。在往寄存器中寄存数据或代码之前,有必要先将寄存器清零,否则有或许犯错。1D~4D 是数据输入端,在CP 脉冲上升沿作用下,1D~4D端的数据被并行地存入寄存器。输出数据能够并行从1Q~4Q 端引出,也能够并行从1Q~4Q 端引出反码输出。
图1 集成寄存器74LS175 (a)逻辑电路图 (b)引脚图
74LS175的功用如表1所示。
表1 74LS175的功用表 | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
上一篇:续流二极管运用留神事项
下一篇:jk触发器逻辑图形符号
相关推荐