电工技术基础_电工基础知识_电工之家-电工学习网

欢迎来到电工学习网!

选用中方案集成器材方案恣意模值计数器

2017-03-29 10:20分类:电工考证知识 阅读:

 

中方案时序逻辑器材多见的首要包含计数器、锁存器、移位寄存器等。下面要害介绍用中方案集成器材完毕恣意模值核算(分频)器的办法。
运用N 进制中方案集成器材完毕恣意模值MMN )核算分频时,首要从N 进制计数器的状况搬运表中跳动(N-M )个状况,然后得到M 个状况搬运的M 计数分频器。通常运用中方案集成器材的根除端和置入操控端进行方案。
1.运用根除端的复位法
傍边方案N 进制计数器从S0状况初步计数时,计数器输入M 个脉冲后,N 进制计数器处于SM 状况,运用SM 状况发作一个根除信号,加到根除端,使计数器回来到S0状况,这么就跳动了(N-M )个状况,然后完毕模值为M 的计数分频。
2.运用置入操控端的置位法
运用中方案器材的置入操控端,可以置入某一固定二进制数值,然后使N 进制计数器跳动(N-M )个状况,完毕模值为M 的计数分频。
1、 74161的运用

例1 用74161构成九进制加计数器
:九(N =9)进制计数器有九个状况,而74161在计数进程中有16(M =16)个状况,因而归于M >N 的状况。此刻有必要设法越过M -N(=16-9=7)个状况。通常用两种办法完毕,即反响清零法和反响置数法。
1. 反响清零法
反响清零法适用于有清零输入端的集成计数器。74161具有异步清零功用,在其计数进程傍边,不论它的输出处于哪一状况,只需在异步清零输入端加一低电平电压,使RD=0,74161的输出会当即从那个状况回到0000状况。清零信号(RD=0)不见后,74161又从0000状况初步从头计数。
图1(a)所示的九进制计数器,即是凭仗74161的异步清零功用完毕的。图1(b)是该九进制计数器的主循环状况图。

self

图1 用反响清零法将74161接成九进制计数器(a)逻辑电路图(b)主循环状况图
由图可知,74161从0000状况初步计数,当输入第九个CP 脉冲(上升沿)时,输出QDQCQBQA=十01,经过与非门译码后,反响给RD0端一个清零信号,当即便QDQCQBQA回来0000状况,接着,RD端的清零信号也随之不见,74161从头从0000状况初步新的计数周期。要阐明的是,此电路一进入十01状况后,当即又被置成0000状况,即十01状况仅在极短的顷刻间呈现,因而,在主循环状况图顶用虚线标明。这么就越过了十01―1111七个状况,取得了九进制计数器。
具有同步清零功用的M 进制集成计数器也可用反响清零法构成N 进制计数器。
2. 反响置数法
反响置数法适用于具有预置数功用的集成计数器。关于具有同步预置数功用的计数器而言,在其计数进程中,可以将它输出的任何一个状况经过译码,发作一个预置数操控信号反响至预置数操控端,鄙人一个CP 脉冲效果后,计数器就会把预置数输入端A、B、C、D的状况置入输出端。预置数操控信号不见后,计数器就 从被置入的状况初步从头计数。图2(a)和图3都是凭仗同步预置数功用,选用反响置数法,用74161构成九进制计数器的。
self

图2 用反响置数法将74161接成九进制计数器(a)逻辑电路图(b)主循环状况图
其间图2(a)的接法是把输出QDQCQBQA=十00状况译码发作预置数操控信号0,反响至LD 端,鄙人一个CP 脉冲的上升沿抵达时置入0000状况。图2(b)是图2(a)电路的主循环状况图。其间0001―十00这8个状况是74161进行加1计数完毕的,0000是由反响(同步)置数得到的。由此可见,在图2(a)中,反响置数操作可在74161计数循环状况(0000―1111)中的任何一个状况下进行。例如可将QDQCQBQA=1111状况的译码信号加至LD端,这时预置数据输入端应为0111(=1111―十00)状况。
图3电路的接法是将74161计数到1111状况时发作的进位信号译码后,反响到预置数操控端。预置数据输入端置成0111状况。

图3 反响置数法的别的一种电路

该电路从0111状况初步加1计数,输入第8个CP 脉冲后抵达1111状况,此刻RCO=ET•QD•QC•QB•QA=1,LD=0 。在第9个CP脉冲效果后,QDQCQBQA被置成0111状况,一同使RCO=0,LD=1。新的计数周期又从0111初步。
具有异步置数功用的M 进制集成计数器也可用反响置数法构成N 进制计数器。
例2 用74HCT161构成256进制计数器
:由于N(=256)>M(=16),且256=16×16,所以要用两片74HCT161构成此计数器。每片均接成十六进制。 片与片之间的联接办法有并跋涉位(低位片的进位信号作为高位片的使能信号)和串跋涉位(低位片的进位信号作为高位片的时钟脉冲,即异步计数办法)两种。

(a)并跋涉位办法 (b)串跋涉位办法
图4 例2的逻辑电路图

图4(a)是以并跋涉位的办法联接的256进制计数器。两片74HCT161的CP 端均与计数脉冲CP 联接,因而是同步计数器。低位片(片1)的使能端ETEP=1,因而它老是处于计数状况;高位片(片2)的使能端接至低位片的进位信号输出端RCO,因而只需当片1计数至1111状况,使其RCO=1时,片2才调处于计数状况。鄙人一个计数脉冲效果后,片2计入一个脉冲,片1由1111状况变成0000状况,它的进位信号也变成0,使片2接连计数。
图4(b)是以串跋涉位的办法联接的256进制计数器。其间,片1的进位输出信号RCO 经反相器反相后作为片2的计数脉冲CP2。显着,这是一个异步计数器。尽管两芯片的使能操控信号都为1,但只需当片1由1111变成0000状况,使其RCO由1变为0,CP2由0变为1时,片2才调计入一个脉冲。别的状况下,片2都将坚持原有状况不变。

上一篇:打印电路板的拼装

下一篇:逆变器的根柢类型

相关推荐

电工推荐

    电工技术基础_电工基础知识_电工之家-电工学习网
返回顶部