可控RS触发器
底子RS触发器是各种双稳态触发器的一同有些。除此以外,通常触发器还有引导电路(或称操控电路)有些,经过它把输入信号引导终究子触发器。
图1(a)所示是可控RS触发器的逻辑图,其间与非门和构成底子RS触发器,与非门和构成引导电路。R和S是置0和置1信号输入端,高电平有用。
(a)逻辑图 | (b)逻辑符号 |
图1可控RS触发器 |
波形图 |
图2可控RS触发器 |
在数字电路中所运用的触发器,通常用一种正脉冲来操控触发器的翻转时间,这种正脉冲就称为时钟脉冲CP,它也即是一种操控指令。经过扶引电路来完毕时钟脉冲对输入端R和S的操控,故称为可控RS触发器。其时钟脉冲时,不管R和S端的电平怎么改动,和门的输出均为1,底子触发器坚持原状况不变。只需当,时,触发器才按R,S端的输入状况来决议其输出状况。时钟脉冲曩昔后,输出状况不变。今也分时四种状况来剖析。
(1) ,
这时,的输出端,的输出端。它们即为底子RS触发器的输入,故,其状况变换进程如图3(a)所示。
(2) ,
状况变换进程如图3(b)所示,这时,。
(a) , | (b) , |
图3 触发器状况变换进程 |
(3) ,
显着,这时,,触发器坚持原态不变。
(4) ,
这时,,,应禁用。
图1(b)和(c)别离为可控RS触发器的逻辑符号和波形图。表1是可控RS触发器的逻辑状况表,它可与波形图对照剖析。
表1可控RS触发器的逻辑状况表 | ||||
R | S | 功用 | ||
0 | 0 | 0 | 坚持 | |
1 | ||||
0 | 1 | 0 | 置1 | |
1 | ||||
1 | 0 | 0 | 置0 | |
1 | ||||
1 | 1 | 0 | 禁用 | |
1 |
和是直接置0和置1端,即是不经过期钟脉冲的操控能够对底子触发器置0或置1。通常用在作业之初,预先使触发器处于某一给定状况,在作业进程中不必它们。不必时让它们处于1态(高电平)。
上一篇:拆焊三步法_拆焊诀窍_拆焊东西
下一篇:数字逻辑电路的研讨办法
相关推荐