底子积分电路
图 底子积分电路
图6所示为底子积分电路。其输出电压与输入电压成积分运算联络。运用虚地的概念:vI=0,iI=0,则有 即是电容C 的充电电流,
即
假定输入信号vs是阶跃信号,且电容C 初始电压为零,则当t≥0时
关于实习的积分电路,因为集成运放输入失调电压、输入偏置电流和失调电流的影响,常常会呈现积分过错,可选用VIO、Im、IIO较小和低漂移的运放,或选用输入级为FET构成BiFET运放。
积分电容器的漏电流也是发作积分过错的要素之一,因而,选用走漏电阻大的电容器,如薄膜电容、聚苯乙烯电容器以削减积分过错。
上一篇:负反响对输入电阻的影响
下一篇:卡诺图化简逻辑函数
相关推荐