PCB方案中下降噪声与电磁搅扰的一些小诀窍
电子设备的活络度越来越高,这恳求设备的抗搅扰才干也越来越强,因而PCB方案也变得愈加艰难,怎样跋涉PCB的抗搅扰才干变成许多工程师们注重的要害疑问之一。这篇文章将介绍PCB方案中下降噪声与电磁搅扰的一些小诀窍。
下面是通过多年方案总结出来的,在PCB方案中下降噪声与电磁搅扰的24个诀窍:
(1) 能用低速芯片就不必高速的,高速芯片用在要害本地。
(2) 可用串一个电阻的方法,下降操控电路上下沿跳变速率。
(3) 尽量为继电器等供应某种方法的阻尼。
(4) 运用满意体系恳求的最低频率时钟。
(5) 时钟发作器尽量近到用该时钟的器材。石英晶体振荡器外壳要接地。
(6) 用地线将时钟区圈起来,时钟线尽量短。
(7) I/O 驱动电路尽量近打印板边,让其从速脱离打印板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,一重用串终端电阻的方法,减小信号反射。
(8) MCD 无用端要接高,或接地,或界说成输出端,集成电路上该接电源地的端都要接,不要悬空。
(9) 放置不必的门电路输入端不要悬空,放置不必的运放正输入端接地,负输入端接输出端。
(十) 印制板尽量,运用45 折线而不必90 折线布线以减小高频信号对外的发射与耦合。
(11) 印制板按频率和电流开关特性分区,噪声元件与非噪声元件要间隔再远一些。
(12) 单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能接受的话用多层板以减小电源,地的容生电感。
(13) 时钟、总线、片选信号要远离I/O 线和接插件。
(14) 仿照电压输入线、参看电压端要尽量远离数字电路信号线,格外是时钟。
(15) 对A/D 类器材,数字有些与仿照有些宁可一同下也不要穿插。
(16) 时钟线笔直于I/O 线比平行I/O 线搅扰小,时钟元件引脚远离I/O 电缆。
(17) 元件引脚尽量短,去耦电容引脚尽量短。
(18) 要害的线要尽量粗,并在两头加上保护地。高速线要短要直。
(19) 对噪声活络的线不要与大电流,高速开关线平行。
(20) 石英晶体下面以及对噪声活络的器材下面不要走线。
(21) 弱信号电路,低频电路周围不要构成电流环路。
(22) 信号都不要构成环路,如不行避免,让环路区尽量小。
(23) 每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
(24) 用大容量的钽电容或聚酷电容而不必电解电容作电路充放电储能电容。运用管状电容时,外壳要接地。
上一篇:时序逻辑电路的描写与剖析办法
下一篇:逻辑函数的最小项表达式