电工技术基础_电工基础知识_电工之家-电工学习网

欢迎来到电工学习网!

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

2022-01-18 12:25分类:电子元器件 阅读:

 

74ls193原理

193为可预设的十进制同歩加/减电子计数器,一共有54193/74193,54LS193/74LS193二种路线结构形式。其关键电性能的典型值以下:

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

193的消除端是串行的。当消除端(CLEAR)为上拉电阻时,无论数字时钟端(CDOWN、CUP)情况怎样,就可以进行消除作用。

193的预设是串行的。当嵌入操纵端(LOAD)为高电平时,无论数字时钟(CDOWN、CUP)的状况怎样,輸出端(QA-QD)就可以预设成与数据信息输进端(A-D)相一致的情况。

193的记数是同时的,靠CDOWN、CUP与此同时加在4个触发器原理上而完成。在CDOWN、CUP上升沿功效下QA-QD与此同时转变,进而解决了多线程电子计数器中产生的记数顶峰。当开展加记数或减记数时可分別运用CDOWN或CUP,这时另一个数字时钟应是上拉电阻。

当记数上外溢时,进位輸出端(CARRY)輸出一个低电频单脉冲,其总宽为CUP低电频一部分的低电频单脉冲;当记数下外溢时,移位輸出端(BORROW)輸出一个低电频单脉冲,其总宽为CDOWN低电频一部分的低电频单脉冲。

当把BORROW和CARRY各自联接后一级的CDOWN、CUP,就可以开展联级。

74ls193脚位图

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

引出来端标记

BORROW移位輸出端(低电频合理)

CARRY进位輸出端(低电频合理)

CDOWN减记数数字时钟输进端(上升沿合理)

CUP加记数数字时钟输进端(上升沿合理)

CLEAR多线程消除端

A-D并行处理数据信息输进端

LOAD多线程并行处理嵌入操纵端(低电频合理)

QA-QD輸出端

74ls193脚位作用

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

74ls193真值表

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

规定值

电源电压7V

键入工作电压

54/741935.5V

54/74LS1937V

工作中工作温度

54&TImes;&TImes;&TImes;-55~125℃

74&TImes;××0~70℃

存储溫度-65℃~150℃

74ls193逻辑图

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

74ls193状态图

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

强烈推荐工作中标准:

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

静态数据特点(TA为工作中温度范畴)

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

动态性特点(TA=25℃)

74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)

上一篇:USB闪存驱动器优势及安全性分析

下一篇:74ls197中文资料汇总(74ls197引脚图及功能_逻辑功能及特性)

相关推荐

电工推荐

    电工技术基础_电工基础知识_电工之家-电工学习网
返回顶部