74ls165中文资料汇总(74ls165引脚图及功能_工作原理及应用电路)
74ls165脚位图及作用
74ls165是8位划入串出移位寄存器。
CLK,CLK INH 数字时钟输进端(上升沿合理)
A-H 并行处理数据信息输进端
SER 串行通信数据信息输进端
QH 輸出端
相辅相成輸出端
挪动操纵/嵌入操纵(低电频合理)
74ls165原理
当挪动\嵌入操纵端(SH/LD)为高电平时,并行处理数据信息(A-H) 被嵌入存储器,而数字时钟(CLK,CLK INH)及串行通信数据信息(SER)均不相干。当SH/LD)为上拉电阻时,并行处理置数作用被严禁。
CLK和CLK INK在功用上是等价关系的,能够互换应用。当CLK和CLK INK有一个为低电频而且SH/LD为上拉电阻时,另一个数字时钟能够键入。当CLK和 CLK INK有一个为上拉电阻时,另一个数字时钟被严禁。仅有在CLK为上拉电阻时CLK INK才可变成上拉电阻。
74ls165逻辑图
74ls165规定值
电源电压…………………………………7V
键入工作电压…………………………………5.5V
SH/LD与CLKINK间工作电压……………………5.5V
工作中工作温度
54164……………………………………-55~125℃
74164……………………………………-0~70℃
存储溫度……………………………………-65℃~150℃
74ls165真值表
H-上拉电阻
L-低电频
X-随意脉冲信号
↑-低到上拉电阻振荡
74ls165状态图
上一篇:74ls157中文资料汇总(74ls157引脚图及功能_逻辑图及特性参数)
下一篇:光宝通用光耦
相关推荐