MAX24188低成本IEEE 1588时钟
MAX24188是一个灵便的,成本低的IEEE ® 1588数字时钟设计方案,1588多系统软件中的时基。在那样的系统软件(一般是界限数字时钟或全透明数字时钟)TImestampers务必在都是有一个一同的的時间和頻率参照。MAX24188做为,一同的参照。1588 1588主与外界系统软件互换数据文件测算,其時间与主偏位,MAX24188能够根据系统开展调节,以零時间偏位,进而达到与主時间和頻率同歩。因为MAX24188调节,其导出的频次和時间两端对齐数据信号相对应的调节 。全部TImestampers(别的時间认知部件),接受这种数据信号,随后依照调节,以维持与MAX24188同歩。1588系统中的全部原素,那样维持的时长和頻率的 基本常识。MAX24188能为1588系统是一个单独的的中间记时作用。它还可以用于与Maxim的时钟同步的IC设计方案为1588,1588,再加上頻率(如同歩以太网接口)或頻率仅有cpu主频的多模光纤系统软件之一融合 。
重要特点
详细的硬件设备兼容的IEEE 1588
一切1588构架的延展性座
适用一般,界限和全透明数字时钟
根据手机软件转为依照外界的1588高手
2 -8 ns的時间屏幕分辨率和2 -32 ns的周期时间 屏幕分辨率
1ns的键入时间格式的准确度和导出的边缘部位精密度
三个時间/頻率操纵:立即写時间,時间的调节,和高像素頻率调整
可编程控制器的数字时钟和时间校正的I / O系统软件中的全部同歩1588原素
能够从部件给予一个輸出时钟信号(125MHz的/ N,1≤N≤255)
可供应的輸出时间校对数据信号从部件(比如,1PPS)
从系统软件其他位置的键入时钟信号頻率锁住
时间格式一个键入的時间精准定位数据信号時间锁住到主系统软件其他位置的(比如,1PPS)
键入事情TImestamper检验接受时间校对(比如,1PPS)或数字时钟边缘,能够时间格式升高和/或降低沿
灵便的可编程控制器事情产生器(PEG)能够輸出1PPS(每一个周期时间一个单脉冲)或多种多样时钟信号
内嵌通讯产品按时构架的适用双沉余数字时钟卡
全方位的适用,以使网络交换机和无线路由器是通透的数字时钟和/或界限数字时钟
大力支持1588和同歩以太网接口
工作中从一个10MHz,12.8MHz,25MHz的,或125MHz的参照数字时钟
SPI™CPU插口
1.2V实际操作与3.3VI / O