电工技术基础_电工基础知识_电工之家-电工学习网

欢迎来到电工学习网!

EDA技能特征

2017-04-02 10:06分类:电工考证知识 阅读:

 

EDA技能进行电子体系的计划,具有以下几个特征:

1. 软件硬化,硬件软化

软件硬化是指悉数的软件计划终究转化成硬件来完毕,用软件方法计划的体系到硬件体系的改换是由EDA开发软件主动完毕的;硬件软化是指硬件的计划运用软件的方法来进行,尽管方针体系是硬件,但悉数计划和批改进程好像完毕软件计划一样便当和高效。

2. 自顶向下(top-down)的计划方法

传统的电路计划方法根柢上都自向上的,即首要断定可用的元器材,然后依据这些器材进行逻辑计划,完毕各模块后进行联接,终究构成体系。然后经调试、丈量看悉数体系是不是到达规矩的功用方针。悉数计划进程将花费很多的时刻与经费,且很多外在要素与计划者本身履历的制约,现已不适适宜现代数字系核算划。

依据EDA技能的计划方法刚好相反,它首要选用并行工程和“自顶向下”的计划方法,使开发者从一开端就要思考到商品生成周期的很多方面,包含质量、本钱、开发时刻及用户的需求等。首要从系核算划下手,在顶层进行功用差异和构造计划,因为选用高档言语描写,能在体系级选用仿真方法验证计划的准确性。然后再逐级计划低层的构造,用VHDL、Verilog HDL等硬件描写言语对高层次的体系做法进行电路描写,终究再用逻辑概括优化东西生成详细的门级逻辑电路的网表,其对应的物理完毕级可所以打印电路板或专用集成电路。

3. 集计划、仿真和查验于一体

现代的EDA软件路径集计划、仿真、查验于一体,装备了系核算划主动化的悉数东西:装备了多种能兼用和混合运用的逻辑描写输入东西;装备了高功用的逻辑概括、优化和仿真查验东西。电子计划师能够从概念、算法、协议等开端计划电子体系,能够将电子商品从电路计划、功用剖析到计划出IC地图或PCB地图的悉数进程在核算机上主动处理完毕。较以往的计划方法,大大跋涉了计划功率,下降了计划者的作业担负。

4. 在体系可现场编程,在线晋级

编程是把系核算划的程序化数据,按必定的格局装入一个或多个可编程逻辑器材的编程存储单元,界说内部模块的逻辑功用以及它们的互相联接联络。前期的可编程逻辑器材的编程需求将芯片从印制板上拆下,然后把它插在专用的编程器跋涉行的。如今EDA技能广泛选用的在体系可编程技能即是为打败这一缺陷而发作的。

所谓体系内可装备是指可编程逻辑器材除了具有为计划者供应体系内可编程的才调,还具有将器材插在体系内或电路板依然能够对其进行编程和再编程的才调。如今FPGA/CPLD器材为计划者供应体系内可再编程或可再装备才调,即只需把器材设备在体系电路板上,就可对其进行编程或再编程,使稳当系内硬件的功用能够像软件一样地被编程来装备,这就为计划者进行电子系核算划和开发供应了可完毕的最新方法。选用这种技能,对体系的计划、制作、查验和保护也发作了严峻的影响,给样机计划、电路板调试、体系制作和体系晋级带来改造性的改动。

5. 计划作业规范化,模块可移置同享

近几年来,芯片凌乱程度越高,对EDA的依托也越高。 计划言语、EDA的底层技能及其接口的规范化,能极好地对触及作用进行沟通、同享及重用。

EDA计划作业的首要计划言语——硬件描写言语HDL现已逐步规范化。VHDL在1987年被IEEE选用为硬件描写言语规范(IEEE 十76—1987),VHDL一同也是军事规范(454)和ANSI规范。Verilog HDL在1995年变成IEEE规范(IEEE 1364—1995),2001年发布了IEEE 1364—2001。作为两大被国际IEEE安排断定的工业规范硬件描写言语, VHDL和Verilog HDL为很多的EDA厂商支撑,且移植性好。

数据格局的一同性通过规范确保。对EDA的底层技能、EDA软件之间的接口等选用规范数据格局,如EDIF网表文件是一种用于计划数据沟通和沟通的工业规范文件格局文件。这么,纷歧样计划特性和运用的恳求致使各具特征的EDA东西都能被集成在易于处理的一同环境之下,支撑使命之间、项目之间、计划工程师之间的信息传输和工程数据同享,然后使EDA构造日趋规范化。并行计划作业和自顶向下计划方法也是构建电子体系集成计划环境或集成计划路径的根柢规范。如今,首要的EDA体系都树立了构造构造,并且它们都遵从国际核算机辅佐计划构造构造安排CFI(CAD Framework International)的一同技能规范。

因而,EDA技能代表了当今数字系核算划技能的最新翻开方向。

上一篇:用电知识一

下一篇:复合逻辑运算

相关推荐

电工推荐

    电工技术基础_电工基础知识_电工之家-电工学习网
返回顶部