电工技术基础_电工基础知识_电工之家-电工学习网

欢迎来到电工学习网!

高速PCB设计指南之四

2022-06-22 08:34分类:电子元器件 阅读:

 

快速PCB设计手册之四

第一篇 pcb电路板的结构设计优化

  现阶段电子器材用以各种电子产品和系统软件依然以pcb电路板为关键安装方法。实践经验证明,即便电路设计图设计方案恰当,pcb电路板设计方案不合理,也会对电子产品的安全性造成不良危害。比如,假如印制电路板两根细直线靠得非常近,则会产生数据信号波型的延迟时间,在同轴电缆的终端设备产生反射面噪音。因而,在设计方案pcb电路板的情况下,应特别注意使用恰当的方式 。
一、接地线设计方案
在电子产品中,接地装置是操纵影响的主要方式。如能将接地装置和屏蔽掉恰当融合起來应用,可处理大多数影响难题。电子产品中接地线构造大体有系统化、外壳地(屏蔽掉地)、数据地(逻辑性地)和仿真模拟地等。在接地线设计方案中应留意以下几个方面:
1.恰当挑选点射接地装置与多一点接地装置
低頻电源电路中,数据信号的输出功率低于1MHz,它的走线和元器件间的电感器危害较小,而接地装置电源电路产生的电场对影响危害很大,因此应选用一点接地装置。当数据信号输出功率超过10MHz时,接地线特性阻抗越来越非常大,这时应尽可能减少接地线特性阻抗,应选用就近原则多一点接地装置。当输出功率在1~10MHz时,假如选用一点接地装置,其接地线长短不可超出光波长的1/20,不然应采取多一点接地装置法。
2.将数字电路设计与数字集成电路分离
电路板上不仅有快速时序逻辑电路,又有线性电路,应以两者尽可能分离,而二者的接地线不必相融,各自与开关电源端接地线相接。要尽可能增加线性电路的接地装置总面积。
3.尽可能字体加粗电线接头
若电线接头很细,接地装置电位差则随交流电的变动而转变 ,导致电子产品的定期数据信号脉冲信号不稳,抗噪音特性受到影响。因而应将电线接头尽可能字体加粗,使它能根据三坐落于pcb电路板的容许电流量。如有可能,电线接头的总宽应超过3mm。
4.将地线组成闭环控制路
设计方案只由数字电路设计构成的印刷电路板的接地线系统软件时,将电线接头制成闭环控制路能够显著的增强抗噪音工作能力。其根本原因取决于:pcb电路板上面有许多 集成电路芯片元器件,特别是在遇有耗电量多的元器件时,因受电线接头大小的限定,会在地结上造成很大的电势差,造成抗噪音工作能力降低,若将接地装置构造成环城路,则会减小电势差值,提升电子产品的抗噪音工作能力。

二、电磁兼容测试性设计方案
  电磁兼容测试性就是指电子产品在各种各样电磁感应自然环境中仍可以融洽、合理地开展作业的工作能力。电磁兼容测试性设计方案的效果是使电子产品既能抑止各种各样外界的影响,使电子产品在指定的电磁波自然环境中可以正常的工作中,与此同时又能降低电子产品自身对其他电子产品的干扰信号。
1.挑选有效的输电线总宽因为瞬变电流量在印刷线框上所发生的冲击性影响主要是由印刷输电线的电感器成份导致的,因而应尽可能减少印刷输电线的电感器量。印刷输电线的电感器量与其说长短正相关,与其说总宽反比,因此短而精的输电线对抑止影响是有益的。数字时钟导线、行控制器或系统总线控制器的电源线经常乘载大的瞬变电流量,印刷输电线要尽量地短。针对分立元件电源电路,印刷输电线总宽在1.5mm上下时,就可以彻底符合要求;针对集成电路芯片,印刷输电线总宽可在0.2~1.0mm中间挑选。
2.选用恰当的走线对策选用公平布线能够 降低输电线电感器,但输电线相互间的互感器和分布电容提升,假如合理布局容许,最好是选用井字型网状结构走线构造,具体方法是印制电路板的一面横着走线,另一面竖向走线,随后在交叉式孔处用镀覆孔相接。 为了更好地抑止印制电路板输电线相互间的串扰,在设计方案走线时要尽量减少远距离的公平布线,尽量打开线与线相互间的间距,电源线与接地线及电源插头尽量不交叉式。在一些对影响十分比较敏感的电源线中间设定一根接地装置的印刷线,能够合理地抑止串扰。
为了更好地防止高频率数据信号根据印刷输电线时造成的电磁波辐射,在pcb电路板走线时,还应留意以下几个方面:
●尽量避免印刷输电线的不连续性,比如输电线总宽不必基因突变,输电线的转角应超过九十度严禁环形布线等。
●时钟信号导线最易于造成电磁波辐射影响,布线时要与接地线控制回路相挨近,控制器应紧挨着射频连接器。
●系统总线控制器应紧靠其欲推动的系统总线。针对这些离去pcb电路板的导线,控制器应牢牢地靠着射频连接器。
●系统总线的走线应每二根电源线中间夹一根数据信号接地线。最好牢牢地靠着最不重要的详细地址导线置放地控制回路,由于后面一种常乘载高频率电流量。
●在印制电路板布局快速、中等速度和低速档时序逻辑电路时,应依照图1的方法排序元器件。
3.抑止反射面影响为了更好地抑止发生在印刷线框终端设备的反射面影响,除开独特必须以外,应尽量减少印刷线的尺寸和选用慢速度电源电路。必需时能加终端设备配对,即在同轴电缆的尾端对地和开关电源端各加接一个同样电阻值的配对电阻器。依据工作经验,对一般速率比较快的TTL电路,其印刷线框善于10cm之上时就应选用终端设备配对对策。配对电阻器的电阻值应依据集成电路芯片的輸出工作电压及消化吸收电流量的极值来决策。

三、去耦电容配备
  在直流稳压电源控制回路中,负荷的变动会造成开关电源噪音。比如在模拟电路中,当电源电路从一个情况转换成为另一种情况时,便会在电源上造成一个挺大的顶峰电流量,产生瞬变的噪音工作电压。配备去耦电容能够 抑止因负荷变动而发生的噪音,是pcb电路板的结构设计优化的一种基本作法,配备标准以下:
●开关电源键入端跨接线一个10~100uF的电解电容,假如pcb电路板的地方容许,选用100uF之上的电解电容的抗干扰性实际效果会更好。
●为每一个集成电路芯片集成ic配备一个0.01uF的陶瓷电容。如碰到pcb电路板室内空间小而放不进时,可每4~10个集成ic配备一个1~10uF钽电解电容,这类元器件的高频率特性阻抗尤其小,在500kHz~20MHz范畴内特性阻抗低于1Ω,并且泄露电流不大(0.5uA下列)。
●针对噪音工作能力弱、关闭时电流量转变大的元件和ROM、RAM等储存型元器件,应在处理器的电源插头(Vcc)和接地线(GND)间立即连接去耦电容。
●去耦电容的导线不可以太长,尤其是高频率滤波电容不可以带导线。

四、pcb电路板的规格与元件的布局
  pcb电路板尺寸要适度,过大时印刷线框长,特性阻抗提升,不但抗噪音工作能力降低,成本费也高;过小,则排热不太好,与此同时易受邻近线框影响。
在元器件布局层面与其他时序逻辑电路一样,应把互相相关的元件尽可能放得挨近些,那样能够 得到不错的抗噪音实际效果。如图2所显示。时种产生器、晶振电路和CPU的数字时钟输进端都易形成噪音,要互相挨近些。易形成噪音的元器件、小电流量电源电路、大电流量电源电路等应尽可能避开时序逻辑电路,如有可能,应另做线路板,这一点十分关键

五、热设计
  从有益于排热的方向考虑,印刷版最好站立安裝,板与板中间的间距一般不可低于2cm,并且元器件在印刷版上的排布方法应遵循一定的标准:
•针对选用随意热对流蒸发冷却的机器设备,最好将集成电路芯片(或别的元器件)按纵长方法排序,如图所示3示;针对选用强制性蒸发冷却的机器设备,最好将集成电路芯片(或别的元器件)按横长方法排序,如图4所显示。
•同一块印制电路板上的元件应尽量按其热值尺寸及排热水平系统分区排序,热值小或热稳定性差的元器件(如小讯号晶体三极管、小规模纳税人集成电路芯片、电解电容器等)放到制冷气旋的最名流(入口),热值大或耐温性好的元器件(如输出功率晶体三极管、规模性集成电路芯片等)放到制冷气旋最中下游。
•在水平方向上,大功率设备尽可能挨近印制电路板边缘布局,便于减少热传导途径;在竖直角度上,大功率设备尽可能挨近印制电路板上边布局,便于减小这类元器件工作中时对其他元器件溫度的危害。
•对溫度非常灵敏的元器件最好是安装在溫度最少的地区(如机器设备的底端),千万别将它放到发烫元器件的上方,好几个元器件最好在水准表面交织合理布局。
•机器设备内印制电路板的排热关键借助气体流动性,因此 在设计方案时要探究气体流通途径,合理布局元器件或pcb电路板。气体流通时老是趋向摩擦阻力小的地区流动性,因此 在印刷电路板上配备元器件时,要防止在某一地区留出很大的航线。整机中几块pcb电路板的硬件配置也应留意相同的难题。
很多社会经验说明,选用科学合理的元器件排序方法,能够合理地减少印刷电路板的升温,进而使元器件及设施的设备故障率显著降低。
之上上述仅仅pcb电路板结构设计优化的一些通用性标准,pcb电路板稳定性与实际电源电路拥有 紧密的关联,在制定中不还需依据实际电源电路开展对应解决,才可以最高程度上地确保pcb电路板的稳定性。

六、商品搔扰的控制计划方案
1 接地装置1.1 机器设备的数据信号接地装置
目地:为机器设备中的其他数据信号给予一个公共性的参照电位差。
方法:机器设备的数据信号接地保护能够 是一块金属片。
1.2 基本上的数据信号接地装置方法
有三种基本上的数据信号接地装置方法:浮地、点射接地装置、多一点接地装置。
1.2.1 浮地 目地:使电源电路或机器设备与公共性接地线很有可能造成电场的公共性输电线防护起來,浮地还使不一样电势的线路中间相互配合越来越非常容易。 缺陷:非常容易发生静电积累造成剧烈的静电感应充放电。 折衷方案:连接泄流电阻器。
1.2.2 点射接地装置 方法:路线中只有一个物理学点被理解为接地装置定位点,凡必须接地装置均接在此。 缺陷:不适合用以高频率场所。
1.2.3 多一点接地装置 方法:凡必须接地装置的点都立即连在距它近期的接地平面上,便于使电线接头长短为最少。 缺陷:维护保养较不便。
1.2.4 混和接地装置 按须要采用点射及多一点接地装置。
1.3 数据信号电线接头的解决(钢筋搭接)
钢筋搭接是在2个金属材料点中间创建低特性阻抗的通道。
分立即钢筋搭接、间接性钢筋搭接方法。
不管哪一种钢筋搭接方法,最重要的是注重钢筋搭接优良。
1.4 机器设备的接地装置(接地面)
机器设备与地面连在一起,以地面为定位点,目地:
1)完成设施的可靠接地装置
2)泄流主机箱上所累积的正电荷,防止机器设备內部充放电。
3)加高机器设备运行的可靠性,防止机器设备对地面的电位差在外部电磁感应自然环境的作用下产生的转变。
1.5 拉地面的办法和接地线电阻 电力接地线。
1.6 电器设备的接地装置

例2 屏蔽掉2.1 静电场屏蔽掉2.1.1 静电场屏蔽掉的原理 分布电容间的藕合 解决方式:
1)扩大A、B间距。
2)B尽可能接近接木地板。
3)A、B间插进金属材料屏蔽掉板。
2.1.2 静电场屏蔽掉设计方案关键:
1)屏蔽掉板程序控制受维护物;屏蔽掉板接地装置需要优良。
2)留意屏蔽掉板的样子。
3)屏蔽掉板以优良电导体为好,薄厚无规定,抗压强度要充足。
2.2 电磁场屏蔽掉
2.2.1 电磁场屏蔽掉的原理
高导磁原材料的低磁电式起磁分开功效,使屏蔽掉身体的电磁场大幅度降低。
2.2.2 电磁场屏蔽掉设计方案关键
1)采用高磁化强度原材料。
2)提升屏蔽掉体的厚度。
3)被屏蔽物没事儿靠屏蔽掉体。
4)留意总体设计。
5)对强用两层电磁屏蔽体。
2.3 磁场屏蔽掉的原理
1)表层的反射面。
2)屏蔽掉体里面的消化吸收。
2.3.2 原材料对磁屏蔽材料的实际效果
2.4 具体的磁屏蔽材料体

七、商品里面的emc性设计方案

1 印刷线路板设计方案中的emc性
1.1 印刷电路板中的公共性特性阻抗藕合难题 数据地与仿真模拟地分离,接地线扩宽。
1.2 印刷电路板的合理布局
※对快速、中等速度和低速档混合使用时,留意不一样的布置地区。
※对低数字集成电路和数字逻辑要分离出来。
1.3 印刷电路板的走线(单层或双面板)
※专用型零伏线,电源插头的布线总宽≥1mm。
※电源插头和接地线尽量挨近,一整块包装印刷板上的开关电源与地要呈“井”字型遍布,便于使遍布线电流做到平衡。
※要为数字集成电路专业给予一根零伏线。
※为降低电线间串扰,必需时可提升包装印刷线框间间距,在乎安插一些零伏线做为电线间防护。
※印刷电路的电源插头也需要多分配一些零伏线做为电线间防护。
※需注意电流量商品流通中的输电线环城路规格。
※如有可能在控线(于包装印刷板上)的入口加接R-C去耦,便于清除传送中将会产生的影响要素。
※包装印刷弧上的图形界限不必基因突变,输电线不必忽然转角(≥90度)。
1.4 对在印刷电路板上应用时序逻辑电路有利提议
※凡能无需快速时序逻辑电路的就无需。
※在开关电源与地中间加去耦电容。
※留意中长线传送中的波型崎变。
※用R-S开启的作按键与电子电路中间协调的缓存。
1.4.1 时序逻辑电路工作中时,所加入的电源插头影响及抑止方式
1.4.2 时序逻辑电路輸出波型传送中的崎变难题
1.4.3 按键实际操作与电子电路工作中的协调难题
1.5 印刷电路板的互联 主要是电线间串扰,影响因素:
※斜角布线
※屏蔽电缆
※匹配电阻
※中长线推动

2 开关电源电路设计方案中的emc性

2.1 开关电源电路对电力网传输的搔扰与抑止
搔扰来源于:
①离散系统流。
②初中级电源电路中输出功率晶体三极管机壳与热管散热器中间的光彩照人性藕合在开关电源键入端造成的传输共模噪音。
抑止方式 :
①对电源开关工作电压波型开展“整修”。
②在晶体三极管与热管散热器中间改装带屏蔽掉层的绝缘胶垫片。
③在电压键入电源电路里加接emi滤波器。

2.2 开关电源电路的辐射源搔扰与抑止
留意辐射源搔扰与抑止
抑止方式 :
①尽量地减少环城路总面积。
②印刷电路板上正负荷流电导体的合理布局。
③在次线整流器控制回路中应用软修复二极管或在二极管上串联pvc膜电力电容器。
④对晶体三极管电源开关波型开展“整修”。

2.3 輸出噪音的减少
缘故是二极管反方向电流量陡变及控制回路遍布电感器。二极管结电容等产生高频率衰减系数震荡,而耦合电容的等效电路串连电感器又减弱了过滤的功效,因而在輸出改波中发生顶峰影响解决方案是加小电感器和高频率电容器。

3 机器设备里面的走线
3.1 电线间电磁感应藕合状况及抑止方式
对电磁场藕合:
①减少影响和比较敏感电源电路的环城路总面积最好是方式是应用五类双绞线和屏蔽电缆。
②扩大电线间间距(使互感器减少)。
③尽可有使干扰信号路线与受磁感应路线呈斜角走线。
对电容耦合:
①扩大电线间间距。
②屏蔽掉层接地装置。
③减少比较敏感路线的输入电阻。
④如有可能在比较敏感电源电路选用均衡路线作键入,运用均衡路线原有的共模抑止工作能力摆脱干扰信号对比较敏感路线的影响。

3.2 一般的走线方式 :
按输出功率归类,不一样归类的电线应各自绑扎,分离铺设的整车线束间间距应是50~75mm。

4 屏蔽双绞线的接地装置
4.1 常见的电缆线
※五类双绞线在小于100KHz下应用特别合理,高频率下因特性阻抗不均匀分布及因此产生的波型反射面而受限制。
※带拦截的五类双绞线,数据信号电流量在二根内输电线上流动性,噪音电流量在屏蔽掉层里流动性,因而解决了公共性特性阻抗的藕合,而一切影响将与此同时磁感应到二根输电线上,使噪音相消。
※非屏蔽双绞线抵挡静电感应藕合的工作能力差些。但对避免电磁场磁感应仍有非常好功效。非屏蔽双绞线的拦截作用与单位长度的输电线扭绞频次正相关。
※同轴线有较匀称的特性阻抗和较低的耗损,使从真流到VHF都是有不错特点。
※无拦截的带条状电缆线。
最好是的布线方法是数据信号与接地线两色,稍次的办法是一根地、二根数据信号再一根地依次类推,或专用型一块接地装置平板电脑。

4.2 电缆屏蔽掉层的接地装置
总而言之,将载荷立即接地装置的方法是不适宜的,这是由于两边接地装置的屏弊层为感应线圈的地环城路电流量给予了分离,促使电磁场屏蔽掉特性降低。

4.3 电缆的线接方式
在需要高的场所会为内电导体给予360°的完全包囊,并且用同轴线连接头来确保静电场屏蔽掉的一致性。

5 对静电感应的安全防护
静电感应充放电可根据立即传输,电容耦合和电感器藕合三种方法进到电子电路。
立即对线路的静电感应充放电常常会导致电源电路的毁坏,对相邻物件的充放电根据电容器或电感器藕合,会直接影响到电源电路工作中的可靠性。
安全防护方式 :
①创建健全的拦截构造,含有接地装置的金属材料屏蔽掉外壳可将充放电电流量释放出来到地。
②塑料外壳接地装置可限定机壳电位差的上升,导致內部控制电路与机壳中间的充放电。
③內部电源电路假如要与塑料外壳相接时,要用点射接地装置,避免充放电电流量穿过內部电源电路。
④在电缆线入口提升维护元器件。
⑤在包装印刷板入口提升保护环(环与接地装置端相接)。

6 机器设备內部电源开关触点的解决
6.1 电源开关断掉全过程中瞬变影响产生
6.2 影响的控制对策
6.2.1 对被转换电感器负荷的解决
6.2.2 对电源开关接点的解决

八、如何提高电子设备的抗干扰性和电磁兼容测试性

在研发带CPU的电子设备时,如何提高抗干扰性和电磁兼容测试性?
1、下边的一些系统软件要需注意抗干扰信号:
(1)微处理器时钟频率尤其高,系统总线周期时间尤其快的系统软件。
(2)系统软件带有功率大的,大电流量光耦电路,如造成火焰的汽车继电器,大电流量电源开关等。
(3) 含很弱脉冲信号电源电路及其高精密A/D转换电源电路的系统软件。
2、为提高系统软件的抗电磁干扰能力采用以下对策:
(1) 采用頻率低的微处理器: 采用外时钟频率低的微处理器能够 合理减少噪音和提升操作系统的抗干扰性。一样次数的波形和正弦波形,波形中的高频率成分比正弦波形多很多。尽管波形的高频率成分的波的力度,比基波小,但頻率越越高越非常容易发送出变成噪音源,微处理器造成的最有影响的高頻噪音大概是时钟频率的3倍。
(2) 减少数据信号传递中的崎变 微处理器关键选用快速CMOS技术性生产制造。数据信号键入端静态数据键入电流量在1mA上下,键入电容器10PF上下,输入电阻非常高,快速CMOS电源电路的输入输出端都是有十分的负载工作能力,即非常大的輸出值,将一个门的输入输出端根据一段很中长线引到输入电阻非常高的键入端,反射面难题就很严重,它会造成数据信号崎变,提升系统软件噪音。当Tpd>Tr时,就成为一个同轴电缆难题,务必考虑到数据信号反射面,匹配电阻等难题。
数据信号在印制电路板上的时间延迟与连接线的特性阻抗相关,即与印刷pcb线路板原材料的相对介电常数相关。能够 粗略地觉得,数据信号在印制电路板导线的传输速率,约为光的速度的1/3到1/2中间。微处理器组成的体系中常见逻辑性电話元器件的Tr(规范时间延迟)为3到18ns中间。
在印刷pcb线路板上,数据信号根据一个7W的阻值和一段25cm长的导线,网上时间延迟大概在4~20ns中间。换句话说,数据信号在包装印刷路线上的导线越少越好,最多不能超出25cm。并且过孔数量也应尽量避免,最好是不超过两个。
当数据信号的增益值快于数据信号时间延迟,就需要依照快电力电子技术解决。这时要考虑到同轴电缆的匹配电阻,针对一块印刷电路板上的场效应管中间的讯号传送,要防止出现Td>Trd的状况,印刷电路板越大体系的效率就越不可以太快。 用于得出结论梳理印刷电路板设计方案的一个标准: 数据信号在包装印刷板上传送,其时间延迟不可超过常用元器件的允差时间延迟。
(3) 减少电源线间的交叠影响: A点一个增益值为Tr的阶跃数据信号经过导线AB传至B端。数据信号在AB网上的响应时间是Td。在D点,因为A点数据信号的往前传送,抵达B点后的讯号反射面和AB线的延迟时间,Td時间之后会磁感应出一个总宽为Tr的页差分信号。在C点,因为AB上数据信号的传送与反射面,会磁感应出一个总宽为数据信号在AB网上的时间延迟的二倍,即2Td的正差分信号。这就是数据信号间的交叠影响。电磁干扰的抗压强度与C点数据信号的di/at相关,与电线间间距相关。当两电源线并不是较长时,AB上见到的现实是2个单脉冲的迭加。
CMOS加工工艺生产的微操纵由输入电阻高,噪音高,噪声容限也很高,数字电路设计是迭加100~200mv噪音并不干扰其工作中。若图上AB线是一脉冲信号,这类影响就变成无法容忍。如印刷电路板为四层板,在其中有一层是大规模的地,或双面板,电源线的负面是大规模的地时,这类数据信号间的交叠影响便会缩小。缘故是,大规模的地减少了电源线的特性阻抗,数据信号在D端反射面大幅减少。特性阻抗与电源线到地间的媒介的相对介电常数的平方米反比,与物质薄厚的自然对数正相关。若AB线为一脉冲信号,要防止数字电路设计电源线CD对AB的影响,AB线下边要有大规模的地,AB线到CD线的间距要超过AB线与地间距的2~3倍。可以用部分屏蔽掉地,在有引结的一面导线上下两边布以接地线。
(4) 减少来源于开关电源的噪音 开关电源在向系统软件保证资源的与此同时,也将其噪音加进所供电系统的开关电源上。电源电路中微处理器的校准线,中断开,及其其他一些控线最易于受外部噪音的影响。电力网上的强影响根据开关电源进到电源电路,即便充电电池供电系统的系统软件,充电电池自身也是有高频率噪音。数字集成电路中的脉冲信号更承受不了来源于开关电源的影响。
(5) 留意包装印刷拖线与元件的高頻特点 在高频率状况下,印刷电路板上的导线,过孔,电阻器、电容器、连接器的遍布电感器与电容器等不能忽视。电容器的遍布电感器不能忽视,电感器的分布电容不能忽视。电阻器造成对高频率讯号的反射面,导线的分布电容会起功效,当长短超过噪音頻率相对应光波长的1/20时,就造成无线天线效用,噪音根据导线向外发送。 印刷电路板的焊盘大概造成0.6pf的电容器。 一个集成电路芯片自身的装封原材料引进2~6pf电容器。 一个pcb线路板上的连接器,有520nH的遍布电感器。一个调心轴承直扦的24脚位集成电路芯片扦座,引进4~18nH的遍布电感器。 这种小的遍布主要参数针对这方面较低頻率下的微处理器体系中是能够忽略的;而针对快速系统软件务必给予需注意。
(6) 元器件布局要有效系统分区 元器件在印刷电路板上分布的地方要考虑到抗干扰信号难题,标准之一是各构件中间的导线要尽可能短。在空间布局上,要把脉冲信号一部分,快速数字电路设计一部分,噪音源一部分(如汽车继电器,大电流量电源开关等)这三一部分有效地分离,使相互之间的数据信号藕合为最少。G 解决好电线接头 印刷线路板上,电源插头和接地线最重要。摆脱干扰信号,最首要的方法便是接地装置。
针对双面板,接地线布局尤其注重,根据选用点射接地装置法,开关电源和地是以开关电源的两边收到印刷电路板上去的,开关电源一个触点,地一个触点。印刷电路板上,要有好几个回到接地线,这种都汇聚到回开关电源的那一个触点上,便是说白了点射接地装置。说白了仿真模拟地、数据地、大电力电子器件地开分,就是指走线分离,而最终都汇聚到这一接地址上去。与印刷电路板之外的数据信号相接时,一般 选用屏蔽双绞线。针对高频率和模拟信号,屏蔽双绞线两边都接地装置。低頻脉冲信号用的屏蔽双绞线,一端接地装置为好。
对噪音和影响十分比较敏感的线路或高频率噪音尤其明显的电源电路应当用金属材料罩屏蔽掉起來。
(7) 用好去耦电容。 好的高频率去耦电容能够 除去高到1GHZ的高频率成分。陶高压瓷片电容或双层瓷片电容的高頻特点不错。设计方案印刷电路板时,每一个集成电路芯片的开关电源,地中间都需要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路芯片的储能电容器,给予和消化吸收该集成电路芯片开门关门一瞬间的蓄电池充电能;另一方面旁通掉该元件的高頻噪音。数字电路设计中典型性的去耦电容为0.1uf的去耦电容有5nH遍布电感器,它的并行处理固有频率大概在7MHz上下,换句话说针对10MHz下列的噪音有不错的去耦功效,对40MHz之上的噪音基本上失灵。
1uf,10uf电容器,并行处理固有频率在20MHz之上,除去高频噪音的作用好些一些。在开关电源进到包装印刷板的地点和一个1uf或10uf的去高频率电容器通常是有益的,即便 是用电瓶供电系统的体系也需用这类电容器。 每10片上下的集成电路芯片得加一片蓄电池充电电容器,或称之为蓄放电容器,电容器尺寸可选择10uf。最好是无需电解电容器,电解电容器是双层溥膜卷起来的,这类卷起来的构造在高频率时主要表现为电感器,最好是应用胆电容器或聚丙稀酝电容器。
去耦电容值的选择并不严苛,可按C=1/f测算;即10MHz取0.1uf,对微处理器组成的系统软件,取0.1~0.01uf中间都能够。
3、减少噪音与干扰信号的一些工作经验。
(1)可用低速档集成ic就无需快速的,快速集成ic用在重要地区。
(2)可以用串一个电阻器的方法,减少控制回路左右沿振荡速度。
(3)尽可能为汽车继电器等给予某类方式的减振。
(4)应用达到系统要求的最少頻率数字时钟。
(5)数字时钟发生器尽可能挨近到用该数字时钟的元器件。石英石晶振电路机壳要接地装置(6) 商业用地线将数字时钟区框起来,数字时钟线尽可能短。
(7)I/O光耦电路尽可能挨近包装印刷板外,让其尽早离去包装印刷板。对进到印制电路板的数据信号得加过滤,从高噪音区来的数据信号也需要加过滤,与此同时用串终端电阻的方法,减少数据信号反射面。
(8)MCD没用端要加高,或接地装置,或界定成輸出端,集成电路芯片上要插线地的端都需要接,不必悬在空中。
(9)放着不用的逻辑门键入端不必悬在空中,放着不用的运算放大器正键入端接地装置,负键入线接輸出端。
(10)印制电路板尽可能应用45曲线而无需90曲线走线以减少高频率数据信号对外开放的发送与藕合。
(11)印制电路板按頻率和电流量电源开关特点系统分区,噪音元器件和非噪音元器件要间距再远一些。
(12)单面铝基板和双面板用点射插线和点射接地装置、电源插头、接地线尽可能粗,经济发展是能承担得话用实木多层板以减少开关电源,地的容生电感器。
(13)数字时钟、系统总线、片选数据信号要避开I/O线和连接器。
(14)仿真模拟工作电压键入线、参照工作电压端要尽可能避开数字电路设计电源线,尤其是数字时钟。
(15)对A/D类元器件,数据一部分与仿真模拟一部分宁愿统一下也不必交叉式。
(16)数字时钟线垂直平分I/O线比平行面I/O线影响小,数字时钟元器件脚位避开I/O电缆线。
(17)元器件脚位尽可能短,去耦电容脚位尽可能短。
(18)重要的线要尽可能粗,并在两侧再加上保护区。高速线要短要直。
(19)对噪音比较敏感的线不必与大电流量,快速电源开关线平行面。
(20)石英谐振器下边及其对噪音比较敏感的元器件下边别走线。
(21)弱数据信号电源电路,低頻电源电路周边不必产生电流量环城路。
(22)一切数据信号都不必产生环城路,如难以避免,让环城路区尽可能小。
(23)每一个集成电路芯片一个去耦电容。每一个电解电容器旁边都需要加一个小的高频率滤波电容。
(24) 用大空间的贴片电解电容或聚酷电容器而无需电解电容器作电源电路蓄电池充电储能技术电容器。应用管形电容器时,机壳要接地装置

上一篇:高速PCB设计指南之三

下一篇:电路分析文档格式和Mathcad资源

相关推荐

电工推荐

    电工技术基础_电工基础知识_电工之家-电工学习网
返回顶部